IP
中斷優先順序寄存器IP
中斷優先寄存器,其英文縮寫IP,實為“Interrupt Priority”的簡寫。
而處理器內部的IP供應商,最熟悉的是ARM和Imagination。他們幾乎提供了所有的CPU和GPU內核IP。
中斷優先順序寄存器在特殊功能寄存器中,位元組地址為B8H,位地址(由低位到高位)分別是B8H~BFH,IP用來設定各個中斷源屬於兩級中斷的哪一級。該寄存器可以進行位定址,即可對該寄存器的每一位進行單獨操作。單片機複位時IP全部被清零。
目錄
PS——串列口中斷優先順序控制位。
PS=1,串列口中斷定義為高優先順序中斷。
PS=0,串列口中斷定義為低優先順序中斷。
PT1——定時器/計數器1中斷優先順序控制位。
PT1=1,定時器/計數器1中斷定義為高優先順序中斷。
PT1=0,定時器/計數器1中斷定義為低優先順序中斷。
PX1——外部中斷1中斷優先順序控制位。
PX1=1,外部中斷1定義為高優先順序中斷。
PX1=0,外部中斷1定義為低優先順序中斷。
PT0——定時器/計數器0中斷優先順序控制位。
PT0=1,定時器/計數器0中斷定義為高優先順序中斷。
PT0=0,定時器/計數器0中斷定義為低優先順序中斷。
PX0——外部中斷0中斷優先順序控制位。
PX0=1,外部中斷0定義為高優先順序中斷。
PX0=0,外部中斷0定義為低優先順序中斷。