數字電子技術

董敏主編書籍

《數字電徠子技術》是2012年西安電子科技大學出版社出版的圖書,作者是董敏。

內容簡介


《高等學校信息工程類"十二五"規劃教材:數字電子技術》共分8章。第1章和第2章作為數字邏輯的理論基礎,討論了數制、碼制和邏輯代數基礎。第3章至第5章在小規模集成電路分析和設計基礎上,討論了組合邏輯和時序邏輯電路中的基本概念、分析方法及設計方法。第6章討論了脈衝波形的產生與變換電路的結構、工作原理及參數計算。第7章討論了數/模與模/數轉換電路的結構、主要技術指標。第8章討論了半導體存儲器和可編程邏輯器件的結構特點及應用。

編輯推薦


《高等學校信息工程類"十二五"規劃教材:數字電子技術》可作為電子工程、計算機、機電等相關專業的本科生教材,也可供電子技術領域的工程技術人員學習參考。

目錄


第1章數字電路基礎
1.1數制
1.1.1進位數制的基本概念
1.1.2常用進位計數制
1.2數制轉換
1.2.1十進位數轉換成其他進位數
1.2.2非十進位數轉換成十進位數
1.2.3二進位數與八進位數、十六進位數之間的轉換
1.3碼制
1.3.1帶符號數的代碼表示
1.3.2帶符號數的加、減運算
1.3.3十進位數的常用代碼
1.4本章小結
1.5例題精選
1.6自我檢測題
第2章邏輯代數基礎
2.1基本邏輯運算
2.1.1與邏輯(與運算、邏輯乘)
2.1.2或邏輯(或運算、邏輯加)
2.1.3非邏輯(非運算、邏輯反)
2.2常用複合邏輯
2.2.1“與非”邏輯
2.2.2“或非”邏輯
2.2.3“與或非”邏輯
2.2.4“異或”邏輯及“同或”邏輯
2.3集成邏輯門
2.3.1BJT集成邏輯門
2.3.2MOS集成邏輯門
2.4邏輯代數的基本定理與基本規則
2.4.1邏輯代數的基本公理
2.4.2邏輯代數的基本定理
2.4.3邏輯代數的基本規則
2.5邏輯函數的數學表達式
2.5.1邏輯函數的基本表達式
2.5.2邏輯函數的標準形式——最小項
2.6邏輯函數的化簡
2.6.1代數法化簡
2.6.2卡諾圖法化簡
2.6.3利用無關項簡化函數表達式
2.7本章小結
2.8例題精選
2.9自我檢測題
第3章組合邏輯電路
3.1組合邏輯電路的特點
3.1.1組合邏輯電路的工作特點
3.1.2組合邏輯電路的結構特點
3.2組合邏輯電路的分析方法
3.3常用的中規模組合邏輯部件
3.3.1編碼器
3.3.2解碼器
3.3.3加法器
3.3.4數據選擇器
3.3.5數值比較器
3.4組合邏輯電路的設計方法
3.4.1SSI設計方法
3.4.2MSI設計方法
3.5組合邏輯電路中的競爭與冒險
3.5.1競爭現象
3.5.2冒險現象
3.5.3冒險現象的判別
3.5.4冒險現象的消除
3.6本章小結
3.7例題精選
3.8自我檢測題
第4章觸發器
4.1觸發器的基本特點和分類
4.1.1觸發器的基本特點
4.1.2觸發器的分類
4.2常見觸發器的電路結構、邏輯符號及動作特點
4.2.1基本RS觸發器的電路結構、邏輯符號及動作特點
4.2.2同步RS觸發器的電路結構、邏輯符號及動作特點
4.2.3主從RS觸發器的電路結構、邏輯符號及動作特點
4.2.4主從JK觸發器的電路結構、邏輯符號及動作特點
4.2.5維持阻塞邊沿觸發器的電路結構、邏輯符號及動作特點
4.3不同結構觸發器的主要特點
4.4常見觸發器的邏輯功能及其描述
4.4.1RS觸發器的邏輯功能及其描述
4.4.2JK觸發器的邏輯功能及其描述
4.4.3D觸發器的邏輯功能及其描述
4.4.4T觸發器的邏輯功能及其描述
4.5本章小結
4.6例題精選
4.7自我檢測題
第5章時序邏輯電路
5.1時序邏輯電路的特點及其分類
5.1.1時序邏輯電路的特點
5.1.2時序邏輯電路的分類
5.1.3時序邏輯電路的描述方法
5.2時序電路的分析
5.2.1同步時序電路的分析
5.2.2非同步時序電路的分析
5.3常用的MSI時序邏輯器件
5.3.1寄存器
5.3.2計數器
*5.3.3序列信號發生器
5.4同步時序電路的設計
5.4.1原始狀態轉換圖或狀態轉換表的建立
5.4.2狀態化簡
5.4.3狀態分配
5.4.4觸發器類型的選擇及其激勵函數和輸出函數的確定
5.5本章小結
5.6例題精選
5.7自我檢測題
第6章脈衝波形的產生與變換
6.1概述
6.2施密特觸發器
6.2.1施密特觸發器的特點
6.2.2門電路構成的施密特觸發器
6.2.3集成施密特觸發器
6.2.4施密特觸發器的應用
6.3單穩態觸發器
6.3.1單穩態觸發器的特點及應用
6.3.2門電路構成的單穩態觸發器
6.3.3集成單穩態觸發器
6.4多諧振蕩器
6.4.1多諧振蕩器的特點
6.4.2門電路構成的多諧振蕩器
6.4.3施密特觸發器構成的多諧振蕩器
6.5555定時器及其應用
6.5.1555定時器的電路結構與功能
6.5.2555定時器構成的施密特觸發器
6.5.3555定時器構成的單穩態觸發器
6.5.4555定時器構成的多諧振蕩器
6.6本章小結
6.7例題精選
6.8自我檢測題
第7章數/模與模/數轉換
7.1概述
7.2數/模轉換
7.2.1DAC的基本概念
7.2.2DAC的主要技術指標
7.2.3常見的DAC電路
7徠.3模/數轉換
7.3.1ADC的基本概念
7.3.2ADC的電路組成及其工作原理
7.3.3ADC的主要技術指標
7.3.4常見的ADc電路
7.4本章小結
7.5例題精選
7.6自我檢測題
第8章半導體存儲器和可編程邏輯器件
8.1半導體存儲器
8.1.1半導體存儲器的分類
8.1.2隻讀存儲器(ROM)的結構及工作原理
8.1.3隨機存儲器(RAM)的結構及工作原理
8.1.4存儲器容量的擴展
8.1.5存儲器在組合邏輯設計中的應用
8.2可編程邏輯器件
8.2.1可編程邏輯器件的分類
8.2.2可編程邏輯器件的基本結構
8.2.3可編程邏輯器件在數字邏輯電路設計中的應用
8.3本章小結
8.4例題精選
8.5自我檢測題
附錄
附錄一數字集成電路的型號命名法
附錄二常用74LS系列器件引腳圖
附錄三常用PLD、ROM、RAM器件引腳圖
參考文獻